1.2 외부 구조
l ATmega128의 핀 구성
1) VCC (AVCC)
- 공급 전압 ( ATmega128L 은 2.7V ~ 5.5V , ATmega128 은 4.5V ~ 5.5V)
- AVCC 는 ADC 및 PORT F 에 공급하는 전압
2) GND
- 전원 접지
3) PORT A(PA7..PA0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
- 외부 데이터 메모리를 액세스하기 위한 데이터 버스 및 하위 어드레스 버스로 사용됨
4) PORT B(PB7..PB0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
5) PORT C(PC7..PC0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
- 외부 데이터 메모리를 액세스하기 위한 16비트 어드레스 중에서 상위 8비트 어드레스 버스로 사용
6) PORT D(PD7..PD0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
7) PORT E(PE7..PE0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
8) PORT F(PF7..PF0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
- A/D 컨버터의 입력포트
9) PORT G(PG4..PG0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
10) RESET
- 리셋 입력 핀으로서 50ns이상의 Low Lever 입력이 지속되면 리셋이 발생한다.
11) PORT D(PD7..PD0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
12) PORT E(PE7..PE0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
13) PORT F(PF7..PF0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
- A/D 컨버터의 입력포트
14) PORT G(PG4..PG0)
- 내부적으로 풀업된 8비트 양방향 병렬 포트
15) RESET
- 리셋 입력 핀으로서 50ns이상의 Low Lever 입력이 지속되면 리셋이 발생한다.
16) XTAL1
- 내부 발진(클럭 발생 증폭)회로의 입력 신호
17) XTAL2
- 내부 발진(클럭 발생 증폭)회로의 출력 신호
18) AREF
- A/D 컨버터의 레퍼런스 전압 핀
19) PEN
- 직렬 프로그램밍 모드에 대한 enable 을 설정한다.
- LOW 에서 enable
'공부 > AVR' 카테고리의 다른 글
[ATMEGA128] 2.5 ISP & JTAG (0) | 2012.11.09 |
---|---|
[ATMEGA128] 2. 개발환경구축 (0) | 2012.11.09 |
[ATMEGA128] 1. ATmega128의 기본 구조 (4) (0) | 2012.11.09 |
[ATMEGA128] 1. ATmega128의 기본 구조 (3) (0) | 2012.11.09 |
[ATMEGA128] 1. ATmega128의 기본 구조 (1) (0) | 2012.11.09 |